summaryrefslogtreecommitdiff
path: root/nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h
diff options
context:
space:
mode:
Diffstat (limited to 'nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h')
-rw-r--r--nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h280
1 files changed, 140 insertions, 140 deletions
diff --git a/nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h b/nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h
index cf09cac81..c9ad2df98 100644
--- a/nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h
+++ b/nuttx/arch/arm/src/nuc1xx/chip/nuc_gcr.h
@@ -158,167 +158,167 @@
/* Multiple function pin GPIOA control register */
#define GCR_GPA_MFP(n) (1 << (n)) /* Bits 0-15: PAn pin function selection */
-# define GCR_GPA_MFP0 (1 << 0)
-# define GCR_GPA_MFP1 (1 << 1)
-# define GCR_GPA_MFP2 (1 << 2)
-# define GCR_GPA_MFP3 (1 << 3)
-# define GCR_GPA_MFP4 (1 << 4)
-# define GCR_GPA_MFP5 (1 << 5)
-# define GCR_GPA_MFP6 (1 << 6)
-# define GCR_GPA_MFP7 (1 << 7)
-# define GCR_GPA_MFP8 (1 << 8)
-# define GCR_GPA_MFP9 (1 << 9)
-# define GCR_GPA_MFP10 (1 << 10)
-# define GCR_GPA_MFP11 (1 << 11)
-# define GCR_GPA_MFP12 (1 << 12)
-# define GCR_GPA_MFP13 (1 << 13)
-# define GCR_GPA_MFP14 (1 << 14)
-# define GCR_GPA_MFP15 (1 << 15)
+# define GCR_GPA_MFP0 (1 << 0)
+# define GCR_GPA_MFP1 (1 << 1)
+# define GCR_GPA_MFP2 (1 << 2)
+# define GCR_GPA_MFP3 (1 << 3)
+# define GCR_GPA_MFP4 (1 << 4)
+# define GCR_GPA_MFP5 (1 << 5)
+# define GCR_GPA_MFP6 (1 << 6)
+# define GCR_GPA_MFP7 (1 << 7)
+# define GCR_GPA_MFP8 (1 << 8)
+# define GCR_GPA_MFP9 (1 << 9)
+# define GCR_GPA_MFP10 (1 << 10)
+# define GCR_GPA_MFP11 (1 << 11)
+# define GCR_GPA_MFP12 (1 << 12)
+# define GCR_GPA_MFP13 (1 << 13)
+# define GCR_GPA_MFP14 (1 << 14)
+# define GCR_GPA_MFP15 (1 << 15)
#define GCR_GPA_TYPE(n) (1 << ((n)+16)) /* Bits 16-31: Enable Schmitt trigger function */
-# define GCR_GPA_TYPE0 (1 << 0)
-# define GCR_GPA_TYPE1 (1 << 1)
-# define GCR_GPA_TYPE2 (1 << 2)
-# define GCR_GPA_TYPE3 (1 << 3)
-# define GCR_GPA_TYPE4 (1 << 4)
-# define GCR_GPA_TYPE5 (1 << 5)
-# define GCR_GPA_TYPE6 (1 << 6)
-# define GCR_GPA_TYPE7 (1 << 7)
-# define GCR_GPA_TYPE8 (1 << 8)
-# define GCR_GPA_TYPE9 (1 << 9)
-# define GCR_GPA_TYPE10 (1 << 10)
-# define GCR_GPA_TYPE11 (1 << 11)
-# define GCR_GPA_TYPE12 (1 << 12)
-# define GCR_GPA_TYPE13 (1 << 13)
-# define GCR_GPA_TYPE14 (1 << 14)
-# define GCR_GPA_TYPE15 (1 << 15)
+# define GCR_GPA_TYPE0 (1 << 0)
+# define GCR_GPA_TYPE1 (1 << 1)
+# define GCR_GPA_TYPE2 (1 << 2)
+# define GCR_GPA_TYPE3 (1 << 3)
+# define GCR_GPA_TYPE4 (1 << 4)
+# define GCR_GPA_TYPE5 (1 << 5)
+# define GCR_GPA_TYPE6 (1 << 6)
+# define GCR_GPA_TYPE7 (1 << 7)
+# define GCR_GPA_TYPE8 (1 << 8)
+# define GCR_GPA_TYPE9 (1 << 9)
+# define GCR_GPA_TYPE10 (1 << 10)
+# define GCR_GPA_TYPE11 (1 << 11)
+# define GCR_GPA_TYPE12 (1 << 12)
+# define GCR_GPA_TYPE13 (1 << 13)
+# define GCR_GPA_TYPE14 (1 << 14)
+# define GCR_GPA_TYPE15 (1 << 15)
/* Multiple function pin GPIOB control register */
#define GCR_GPB_MFP(n) (1 << (n)) /* Bits 0-15: PBn pin function selection */
-# define GCR_GPB_MFP0 (1 << 0)
-# define GCR_GPB_MFP1 (1 << 1)
-# define GCR_GPB_MFP2 (1 << 2)
-# define GCR_GPB_MFP3 (1 << 3)
-# define GCR_GPB_MFP4 (1 << 4)
-# define GCR_GPB_MFP5 (1 << 5)
-# define GCR_GPB_MFP6 (1 << 6)
-# define GCR_GPB_MFP7 (1 << 7)
-# define GCR_GPB_MFP8 (1 << 8)
-# define GCR_GPB_MFP9 (1 << 9)
-# define GCR_GPB_MFP10 (1 << 10)
-# define GCR_GPB_MFP11 (1 << 11)
-# define GCR_GPB_MFP12 (1 << 12)
-# define GCR_GPB_MFP13 (1 << 13)
-# define GCR_GPB_MFP14 (1 << 14)
-# define GCR_GPB_MFP15 (1 << 15)
+# define GCR_GPB_MFP0 (1 << 0)
+# define GCR_GPB_MFP1 (1 << 1)
+# define GCR_GPB_MFP2 (1 << 2)
+# define GCR_GPB_MFP3 (1 << 3)
+# define GCR_GPB_MFP4 (1 << 4)
+# define GCR_GPB_MFP5 (1 << 5)
+# define GCR_GPB_MFP6 (1 << 6)
+# define GCR_GPB_MFP7 (1 << 7)
+# define GCR_GPB_MFP8 (1 << 8)
+# define GCR_GPB_MFP9 (1 << 9)
+# define GCR_GPB_MFP10 (1 << 10)
+# define GCR_GPB_MFP11 (1 << 11)
+# define GCR_GPB_MFP12 (1 << 12)
+# define GCR_GPB_MFP13 (1 << 13)
+# define GCR_GPB_MFP14 (1 << 14)
+# define GCR_GPB_MFP15 (1 << 15)
#define GCR_GPB_TYPE(n) (1 << ((n)+16)) /* Bits 16-31: Enable Schmitt trigger function */
-# define GCR_GPB_TYPE0 (1 << 0)
-# define GCR_GPB_TYPE1 (1 << 1)
-# define GCR_GPB_TYPE2 (1 << 2)
-# define GCR_GPB_TYPE3 (1 << 3)
-# define GCR_GPB_TYPE4 (1 << 4)
-# define GCR_GPB_TYPE5 (1 << 5)
-# define GCR_GPB_TYPE6 (1 << 6)
-# define GCR_GPB_TYPE7 (1 << 7)
-# define GCR_GPB_TYPE8 (1 << 8)
-# define GCR_GPB_TYPE9 (1 << 9)
-# define GCR_GPB_TYPE10 (1 << 10)
-# define GCR_GPB_TYPE11 (1 << 11)
-# define GCR_GPB_TYPE12 (1 << 12)
-# define GCR_GPB_TYPE13 (1 << 13)
-# define GCR_GPB_TYPE14 (1 << 14)
-# define GCR_GPB_TYPE15 (1 << 15)
+# define GCR_GPB_TYPE0 (1 << 0)
+# define GCR_GPB_TYPE1 (1 << 1)
+# define GCR_GPB_TYPE2 (1 << 2)
+# define GCR_GPB_TYPE3 (1 << 3)
+# define GCR_GPB_TYPE4 (1 << 4)
+# define GCR_GPB_TYPE5 (1 << 5)
+# define GCR_GPB_TYPE6 (1 << 6)
+# define GCR_GPB_TYPE7 (1 << 7)
+# define GCR_GPB_TYPE8 (1 << 8)
+# define GCR_GPB_TYPE9 (1 << 9)
+# define GCR_GPB_TYPE10 (1 << 10)
+# define GCR_GPB_TYPE11 (1 << 11)
+# define GCR_GPB_TYPE12 (1 << 12)
+# define GCR_GPB_TYPE13 (1 << 13)
+# define GCR_GPB_TYPE14 (1 << 14)
+# define GCR_GPB_TYPE15 (1 << 15)
/* Multiple function pin GPIOC control register */
#define GCR_GPC_MFP(n) (1 << (n)) /* Bits 0-15: PCn pin function selection */
-# define GCR_GPC_MFP0 (1 << 0)
-# define GCR_GPC_MFP1 (1 << 1)
-# define GCR_GPC_MFP2 (1 << 2)
-# define GCR_GPC_MFP3 (1 << 3)
-# define GCR_GPC_MFP4 (1 << 4)
-# define GCR_GPC_MFP5 (1 << 5)
-# define GCR_GPC_MFP6 (1 << 6)
-# define GCR_GPC_MFP7 (1 << 7)
-# define GCR_GPC_MFP8 (1 << 8)
-# define GCR_GPC_MFP9 (1 << 9)
-# define GCR_GPC_MFP10 (1 << 10)
-# define GCR_GPC_MFP11 (1 << 11)
-# define GCR_GPC_MFP12 (1 << 12)
-# define GCR_GPC_MFP13 (1 << 13)
-# define GCR_GPC_MFP14 (1 << 14)
-# define GCR_GPC_MFP15 (1 << 15)
+# define GCR_GPC_MFP0 (1 << 0)
+# define GCR_GPC_MFP1 (1 << 1)
+# define GCR_GPC_MFP2 (1 << 2)
+# define GCR_GPC_MFP3 (1 << 3)
+# define GCR_GPC_MFP4 (1 << 4)
+# define GCR_GPC_MFP5 (1 << 5)
+# define GCR_GPC_MFP6 (1 << 6)
+# define GCR_GPC_MFP7 (1 << 7)
+# define GCR_GPC_MFP8 (1 << 8)
+# define GCR_GPC_MFP9 (1 << 9)
+# define GCR_GPC_MFP10 (1 << 10)
+# define GCR_GPC_MFP11 (1 << 11)
+# define GCR_GPC_MFP12 (1 << 12)
+# define GCR_GPC_MFP13 (1 << 13)
+# define GCR_GPC_MFP14 (1 << 14)
+# define GCR_GPC_MFP15 (1 << 15)
#define GCR_GPC_TYPE(n) (1 << ((n)+16)) /* Bits 16-31: Enable Schmitt trigger function */
-# define GCR_GPC_TYPE0 (1 << 0)
-# define GCR_GPC_TYPE1 (1 << 1)
-# define GCR_GPC_TYPE2 (1 << 2)
-# define GCR_GPC_TYPE3 (1 << 3)
-# define GCR_GPC_TYPE4 (1 << 4)
-# define GCR_GPC_TYPE5 (1 << 5)
-# define GCR_GPC_TYPE6 (1 << 6)
-# define GCR_GPC_TYPE7 (1 << 7)
-# define GCR_GPC_TYPE8 (1 << 8)
-# define GCR_GPC_TYPE9 (1 << 9)
-# define GCR_GPC_TYPE10 (1 << 10)
-# define GCR_GPC_TYPE11 (1 << 11)
-# define GCR_GPC_TYPE12 (1 << 12)
-# define GCR_GPC_TYPE13 (1 << 13)
-# define GCR_GPC_TYPE14 (1 << 14)
-# define GCR_GPC_TYPE15 (1 << 15)
+# define GCR_GPC_TYPE0 (1 << 0)
+# define GCR_GPC_TYPE1 (1 << 1)
+# define GCR_GPC_TYPE2 (1 << 2)
+# define GCR_GPC_TYPE3 (1 << 3)
+# define GCR_GPC_TYPE4 (1 << 4)
+# define GCR_GPC_TYPE5 (1 << 5)
+# define GCR_GPC_TYPE6 (1 << 6)
+# define GCR_GPC_TYPE7 (1 << 7)
+# define GCR_GPC_TYPE8 (1 << 8)
+# define GCR_GPC_TYPE9 (1 << 9)
+# define GCR_GPC_TYPE10 (1 << 10)
+# define GCR_GPC_TYPE11 (1 << 11)
+# define GCR_GPC_TYPE12 (1 << 12)
+# define GCR_GPC_TYPE13 (1 << 13)
+# define GCR_GPC_TYPE14 (1 << 14)
+# define GCR_GPC_TYPE15 (1 << 15)
/* Multiple function pin GPIOD control register */
#define GCR_GPD_MFP(n) (1 << (n)) /* Bits 0-15: PDn pin function selection */
-# define GCR_GPD_MFP0 (1 << 0)
-# define GCR_GPD_MFP1 (1 << 1)
-# define GCR_GPD_MFP2 (1 << 2)
-# define GCR_GPD_MFP3 (1 << 3)
-# define GCR_GPD_MFP4 (1 << 4)
-# define GCR_GPD_MFP5 (1 << 5)
-# define GCR_GPD_MFP6 (1 << 6)
-# define GCR_GPD_MFP7 (1 << 7)
-# define GCR_GPD_MFP8 (1 << 8)
-# define GCR_GPD_MFP9 (1 << 9)
-# define GCR_GPD_MFP10 (1 << 10)
-# define GCR_GPD_MFP11 (1 << 11)
-# define GCR_GPD_MFP12 (1 << 12)
-# define GCR_GPD_MFP13 (1 << 13)
-# define GCR_GPD_MFP14 (1 << 14)
-# define GCR_GPD_MFP15 (1 << 15)
+# define GCR_GPD_MFP0 (1 << 0)
+# define GCR_GPD_MFP1 (1 << 1)
+# define GCR_GPD_MFP2 (1 << 2)
+# define GCR_GPD_MFP3 (1 << 3)
+# define GCR_GPD_MFP4 (1 << 4)
+# define GCR_GPD_MFP5 (1 << 5)
+# define GCR_GPD_MFP6 (1 << 6)
+# define GCR_GPD_MFP7 (1 << 7)
+# define GCR_GPD_MFP8 (1 << 8)
+# define GCR_GPD_MFP9 (1 << 9)
+# define GCR_GPD_MFP10 (1 << 10)
+# define GCR_GPD_MFP11 (1 << 11)
+# define GCR_GPD_MFP12 (1 << 12)
+# define GCR_GPD_MFP13 (1 << 13)
+# define GCR_GPD_MFP14 (1 << 14)
+# define GCR_GPD_MFP15 (1 << 15)
#define GCR_GPD_TYPE(n) (1 << ((n)+16)) /* Bits 16-31: Enable Schmitt trigger function */
-# define GCR_GPD_TYPE0 (1 << 0)
-# define GCR_GPD_TYPE1 (1 << 1)
-# define GCR_GPD_TYPE2 (1 << 2)
-# define GCR_GPD_TYPE3 (1 << 3)
-# define GCR_GPD_TYPE4 (1 << 4)
-# define GCR_GPD_TYPE5 (1 << 5)
-# define GCR_GPD_TYPE6 (1 << 6)
-# define GCR_GPD_TYPE7 (1 << 7)
-# define GCR_GPD_TYPE8 (1 << 8)
-# define GCR_GPD_TYPE9 (1 << 9)
-# define GCR_GPD_TYPE10 (1 << 10)
-# define GCR_GPD_TYPE11 (1 << 11)
-# define GCR_GPD_TYPE12 (1 << 12)
-# define GCR_GPD_TYPE13 (1 << 13)
-# define GCR_GPD_TYPE14 (1 << 14)
-# define GCR_GPD_TYPE15 (1 << 15)
+# define GCR_GPD_TYPE0 (1 << 0)
+# define GCR_GPD_TYPE1 (1 << 1)
+# define GCR_GPD_TYPE2 (1 << 2)
+# define GCR_GPD_TYPE3 (1 << 3)
+# define GCR_GPD_TYPE4 (1 << 4)
+# define GCR_GPD_TYPE5 (1 << 5)
+# define GCR_GPD_TYPE6 (1 << 6)
+# define GCR_GPD_TYPE7 (1 << 7)
+# define GCR_GPD_TYPE8 (1 << 8)
+# define GCR_GPD_TYPE9 (1 << 9)
+# define GCR_GPD_TYPE10 (1 << 10)
+# define GCR_GPD_TYPE11 (1 << 11)
+# define GCR_GPD_TYPE12 (1 << 12)
+# define GCR_GPD_TYPE13 (1 << 13)
+# define GCR_GPD_TYPE14 (1 << 14)
+# define GCR_GPD_TYPE15 (1 << 15)
/* Multiple function pin GPIOE control register */
#define GCR_GPE_MFP(n) (1 << (n)) /* Bits 0-15: PDn pin function selection */
-# define GCR_GPE_MFP0 (1 << 0)
-# define GCR_GPE_MFP1 (1 << 1)
-# define GCR_GPE_MFP2 (1 << 2)
-# define GCR_GPE_MFP3 (1 << 3)
-# define GCR_GPE_MFP4 (1 << 4)
-# define GCR_GPE_MFP5 (1 << 5)
+# define GCR_GPE_MFP0 (1 << 0)
+# define GCR_GPE_MFP1 (1 << 1)
+# define GCR_GPE_MFP2 (1 << 2)
+# define GCR_GPE_MFP3 (1 << 3)
+# define GCR_GPE_MFP4 (1 << 4)
+# define GCR_GPE_MFP5 (1 << 5)
#define GCR_GPE_TYPE(n) (1 << ((n)+16)) /* Bits 16-31: Enable Schmitt trigger function */
-# define GCR_GPE_TYPE0 (1 << 0)
-# define GCR_GPE_TYPE1 (1 << 1)
-# define GCR_GPE_TYPE2 (1 << 2)
-# define GCR_GPE_TYPE3 (1 << 3)
-# define GCR_GPE_TYPE4 (1 << 4)
-# define GCR_GPE_TYPE5 (1 << 5)
+# define GCR_GPE_TYPE0 (1 << 0)
+# define GCR_GPE_TYPE1 (1 << 1)
+# define GCR_GPE_TYPE2 (1 << 2)
+# define GCR_GPE_TYPE3 (1 << 3)
+# define GCR_GPE_TYPE4 (1 << 4)
+# define GCR_GPE_TYPE5 (1 << 5)
/* Alternative multiple function pin control register */